Hiện nay, khoảng cách giữa đào tạo đại học và nhu cầu của doanh nghiệp trong ngành bán dẫn là rất lớn. Yêu cầu của các doanh nghiệp là kỹ sư mới tốt nghiệp phải làm được việc sớm nhất có thể. Điều này là không thể đối với lĩnh vực vi mạch vì đây là lĩnh vực đòi hỏi 3 yếu tố đồng thời:
- Công cụ thiết kế chuyên nghiệp, chuẩn công nghiệp;
- Bài giảng từ cơ bản đến nâng cao và bài labs trực quan, thực tế và được chứng nhận bởi các tập đoàn Vi mạch quốc tế hàng đầu;
- Đội ngũ giảng viên có hiểu biết sâu và kinh nghiệm thực tế, từng thiết kế các sản phẩm Chip thật.
Hiện nay, ở Hà Nội, các công ty Vi mạch hàng đầu như Qorvo, Synopsys, Infineon, ABOV, S-Phenikaa đang tích cực tuyển dụng các kỹ sư thiết kế và layout Analog với những mức lương hấp dẫn.
Vì vậy, Trung tâm Đào tạo Thiết kế vi mạch bán dẫn Phenikaa (PSTC) tổ chức khóa đào tạo “Analog IC Design & Layout”- Thiết kế và Layout mạch tương tự tích hợp. PSTC chúng tôi cam kết sẽ đáp ứng đầy đủ 3 tiêu chí làm nên chất lượng của khóa học này đó là:
- Công cụ thiết kế chuyên nghiệp, chuẩn công nghiệp
- Bài giảng và bài lab cơ bản đến nâng cao, có độ sáng tạo, độ mở và tập trung vào các kỹ năng mà các doanh nghiệp cần. Các bài giảng và bài labs được thiết kế và chứng nhận bởi hãng Synopsys (Hoa Kỳ).
- Đội ngũ giảng viên là những kỹ sư trưởng, những kỹ sư chính (Senior) có kinh nghiệm nhiều năm trong nghề, đã từng chủ trì thiết kế những dòng Chip phức tạp.
Tiếp nối thành công của khóa 1 (Train the trainers với 15 học viên xuất sắc được tuyển chọn để gửi đi Đài Loan đào tạo nâng cao tiếp), khóa đào tạo “Analog IC Design & Layout” là chương trình đào tạo chuyên sâu tại PSTC, cung cấp kiến thức và kỹ năng giúp học viên tự tin tham gia vào các công đoạn thiết kế Chip Analog như thiết kế nguyên lý và thiết kế Layout ở môi trường công nghiệp.
Chương trình đào tạo khóa học ‘’Analog IC Design & Layout’’ được chuyển giao từ Tập đoàn Synopsys do Tiến sĩ Lê Thái Hà- Nguyên Trưởng dự án Chip 5G DFE của Viettel, là người lãnh đạo dự án SoC 5G DFE- một dòng chip phức tạp của hệ sinh thái 5G made in Vietnam đầu tiên cùng các chuyên gia cấp cao của Synopsys trực tiếp giảng dạy. Bên cạnh đó, quá trình đào tạo còn có sự hỗ trợ từ các chuyên gia và kỹ sư đến từ Tập đoàn Synopsys và các chuyên gia hàng đầu Việt Nam về thiết kế Chip.
Tham gia khóa học, học viên được tiếp cận toàn bộ thư viện, tài liệu giảng dạy và công cụ thiết kế ở cấp độ công nghiệp do Synopsys cung cấp. Chương trình đào tạo đặc biệt chú trọng đến đào tạo thực hành tại các phòng Lab hiện đại hàng đầu khu vực của Phenikaa và các đối tác SiCADA, TSRI… Sau khi hoàn thành chương trình đào tạo, học viên là các giảng viên đại học có thể tự xây dựng, bổ sung giáo trình giảng dạy thiết kế mạch tương tự tại trường phù hợp với thực tế, đáp ứng yêu cầu phát triển ngành điện tử và vi mạch bán dẫn trong tương lai.
1. ĐỐI TƯỢNG TUYỂN SINH
Đối với người đã có kiến thức, kinh nghiệm cơ bản trong lĩnh vực
- Đã có kiến thức cơ bản về Lý thuyết mạch và linh kiện điện tử và/hoặc có chuyên môn thuộc các ngành STEM (Điện/Điện tử, Máy tính và Công nghệ thông tin, Truyền thông, Vật liệu, Vật lý Ứng dụng, Hóa học, Cơ điện tử, Cơ khí, Điểu khiển và tự động hóa, Ô tô, Mật mã, …).
- Trình độ ngoại ngữ: Tiếng Anh có thể đọc được tài liệu.
Các đối tượng khác:
- Sinh viên năm 3 trở lên đang theo học các ngành kỹ thuật tại các trường Đại học, Cao đẳng các ngành STEM; CPA: tối thiểu 2,5/4,0.
- Trình độ ngoại ngữ: Tiếng Anh có thể đọc được tài liệu.
Điều kiện tham dự: dựa vào kinh nghiệm/kiến thức thực tế của người học (sẽ trao đổi cụ thể khi đăng ký).
2. MỤC TIÊU KHÓA HỌC:
Khóa đào tạo “Analog IC Design & Layout” bao gồm 4 modules thời lượng thực hành lên tới 75% toàn khóa. Hoàn thành này, học viên sẽ hiểu được toàn bộ quy trình phát triển Chip bao gồm thiết kế, sản xuất và đóng gói, hiểu về bán dẫn, các loại linh kiện, cấu trúc CMOS, FinFET và chu trình sản xuất bán dẫn.
Với chương trình đào tạo chuyên sâu tại PSTC, học viên có thể phân tích được mạch điện nguyên lý của các mạch Analog từ cơ bản đến phức tạp như single/multiple-stage amplifier, current mirror, opamps, ADC hoặc PLL, các mạch nguồn, …và layout mạch Analog IC từ layout bằng tay đến layout tự động cho các mạch cơ bản cho đến các loại mạch phức tạp hơn như Opamp, Current mirror, mạch tốc độ cao,…
Bên cạnh đó, chương trình đào tạo “Analog IC Design & Layout” sẽ là cánh cửa giúp học viên mở ra “thế giới nghệ thuật” trong vi mạch bán dẫn với kỹ năng mô phỏng, verify thiết kế Analog ở mức Schematic và Layout, giúp học viên thành thạo kỹ năng phân tích mạch ở các Corners khác nhau, extract các phần tử ký sinh (parasitics), mô phỏng post-layout.
3. CHỨNG CHỈ/ CHỨNG NHẬN
Kết thúc khóa đào tạo, học viên được cấp giấy chứng nhận bởi cả PSTC và Synopsys (EDA số 1 thế giới). Đặc biệt, với sinh viên đạt thành tích tốt trong quá trình học, sẽ có cơ hội làm việc tại S-Phenikaa hoặc các công ty Vi mạch của đối tác của Phenikaa trên địa bàn Hà Nội (Ví dụ: Qorvo, Synopsys, Infineon, ABOV…) với mức lương và các phúc lợi cạnh tranh.
4. THÔNG TIN KHÓA HỌC
- Thời gian đào tạo: 03 tháng
- Lịch học dự kiến: 03 buổi/tuần trong khung giờ 19h00 – 21h00 (các ngày trong tuần) và 09h00 – 18h00 giờ các ngày Thứ 7.
(Lịch học có thể được điều chỉnh để phù hợp với nhu cầu của người học và công tác tổ chức đào tạo).
- Địa điểm học: Tầng 15, tòa A10, Trung tâm Đào tạo vi mạch bán dẫn Phenikaa, Trường Đại học Phenikaa, Nguyễn Văn Trác, Hà Đông, Hà Nội.
- Hình thức học: Trực tiếp.
- Chi phí đào tạo: Học phí toàn khóa: 25.000.000 VNĐ (tương đương 1000 USD);
Với mong muốn tạo điều kiện cho học viên tham gia khóa học, tối ưu chi phí và có cơ hội hoàn thiện các kỹ năng vi mạch bán dẫn, mở ra nhiều cơ hội việc làm hấp dẫn cho các kỹ sư vi mạch tại Việt Nam, PSTC dành tặng chương trình học bổng lên tới 50% học phí với từng nhóm đối tượng cụ thể sau:
- Đối với giảng viên, người lao động có hợp đồng với Trường Đại học và các đơn vị thành viên của tập đoàn Phenikaa: giảm 50% học phí (học phí phải đóng: 12.500.000đ);
- Đối với sinh viên năm cuối, thuộc các trường công nghệ (Bách Khoa, ĐHCN-ĐHQG, Bưu Chính, Phenikaa, KHTN) có điểm trung bình tích lũy trên 3.5 được giảm 50% học phí (học phí phải đóng: 12.500.000đ);
- Đối với sinh viên năm cuối, thuộc các trường công nghệ (Bách Khoa, ĐHCN-ĐHQG, Bưu Chính, Phenikaa, KHTN) có điểm trung bình tích lũy trên 3.2 được giảm 20% học phí (học phí phải đóng: 20.000.000đ);
- Đối với sinh viên, cựu sinh viên của Trường Đại học Phenikaa: giảm 30% học phí (học phí phải đóng: 17.500.000đ);
- Đối với học viên do người lao động thuộc tập đoàn Phenikaa hoặc người học/cựu người học của Phenikaa giới thiệu: giảm 20% học phí (học phí phải đóng: 20.000.000đ);
- Đối với học viên thuộc gia đình thương binh, liệt sĩ, hoàn cảnh khó khăn, dân tộc thiểu số, giảm 20% học phí (học phí phải đóng: 20.000.000đ);
- Đối với học viên nữ, giảm 10% học phí (học phí phải đóng: 22.500.000đ).
Bên cạnh chương trình ưu đãi/ giảm giá dành cho học viên tham dự khóa đào tạo “Analog IC Design and Layout” khai giảng tháng 11/2024 tại Trường Đại học Phenikaa, Trung tâm đào tạo thiết kế vi mạch bán dẫn (TTVM) còn có các hoạt động ưu đãi/ học bổng như sau:
Học bổng Early Bird: giảm 25% học phí cho 5 học viên đăng ký sớm nhất
Ưu đãi học phí khi đăng ký theo nhóm: khuyến khích học viên đăng ký nhóm
- Giảm 10% học phí khi đăng ký nhóm từ 2 người
- Giảm 25% học phí khi đăng ký nhóm từ 3 người
- Giảm 30% học phí khi đăng ký nhóm từ 5 người
(Áp dụng mức giảm cao nhất đối với trường hợp người đăng ký đáp ứng nhiều hơn một điều kiện giảm học phí).
Với chương trình đào tạo “Analog IC Design & Layout”, Trung tâm Phenikaa Đào tạo Thiết kế vi mạch bán dẫn khẳng định đây sẽ là mô hình hay, đi tắt đón đầu trong liên kết đào tạo nhân lực chất lượng cao nhằm đáp ứng yêu cầu trước mắt và lâu dài nguồn nhân lực vi mạch bán dẫn của khu vực Hà Nội trong việc góp phần hiện thực hoá mục tiêu 50.000 kỹ sư vào năm 2030 của Chính phủ cho ngành vi mạch bán dẫn.
Thông tin chi tiết về khóa đào tạo vui lòng xem tại: https://semiconductor.phenikaa-uni.edu.vn/khoahocthietkevimachanalog/